ID Artikel: 000079394 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Mengapa efisiensi kontroler DDRx UniPHY versi 11.0 lebih parah dibandingkan efisiensi pengontrol versi 10.1?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Saat menjalankan DDRx dengan kontroler UniPHY versi 11.0 dalam situasi tertentu, Anda mungkin melihat inefisiensi pada bus memori yang tidak ada saat menjalankan DDRx dengan kontroler UniPHY 10.1. Inefisiensi ini menyebabkan kesenjangan antara semburan baca atau tulis dan mengurangi throughput bus.

     

    Inefisiensi disebabkan oleh kontroler yang memerlukan siklus clock tambahan antara back-to-back activate (ke bank yang berbeda). Keterlambatan dalam aktivasi akan menyebabkan keterlambatan dalam transaksi baca/tulis berikutnya yang mengakibatkan tidak berlakunya local_ready. Hal ini menyebabkan pengontrol menjadi kurang efisien dibandingkan versi 10.1.

     

    Masalah ini akan diperbaiki dalam versi perangkat lunak Quartus® II di masa mendatang.

    Resolusi Solusinya adalah membuka file alt_mem_ddrx_rank_timer.v dan mengatur parameter lokal "ENABLE_BETTER_TRRD_EFFICIENCY" hingga 1.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Stratix® V GX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.