Saat menjalankan DDRx dengan kontroler UniPHY versi 11.0 dalam situasi tertentu, Anda mungkin melihat inefisiensi pada bus memori yang tidak ada saat menjalankan DDRx dengan kontroler UniPHY 10.1. Inefisiensi ini menyebabkan kesenjangan antara semburan baca atau tulis dan mengurangi throughput bus.
Inefisiensi disebabkan oleh kontroler yang memerlukan siklus clock tambahan antara back-to-back activate (ke bank yang berbeda). Keterlambatan dalam aktivasi akan menyebabkan keterlambatan dalam transaksi baca/tulis berikutnya yang mengakibatkan tidak berlakunya local_ready. Hal ini menyebabkan pengontrol menjadi kurang efisien dibandingkan versi 10.1.
Masalah ini akan diperbaiki dalam versi perangkat lunak Quartus® II di masa mendatang.