Ya, ada masalah dengan perilaku pin DOFF_N, sinyal ini dinyatakan tinggi sepanjang waktu di Quartus® Perangkat lunak II 10.0SP1 dan versi sebelumnya. Meskipun ini dapat berfungsi untuk Cypress QDRII SRAM dan perangkat memori lainnya, ini mungkin tidak berfungsi untuk perangkat memori Gigasemi QDR II SRAM karena mereka memiliki urutan inisialisasi yang berbeda.
Untuk mengatasi masalah ini jika Anda menggunakan perangkat SRAM Gigasemi QDR II, silakan ubah RTL untuk menahan sinyal DOFF_N rendah selama startup dan segera setelah reset, dan kemudian ketika pengurut sampai ke status STATE_STABLE, di mana titik PLL pada FPGA terkunci dan clock output drive stabil DOFF_N tinggi dan tunggu setidaknya 2048 siklus untuk DLL pada perangkat memori terkunci.
Masalah ini akan diperbaiki di versi perangkat lunak Quartus II di masa mendatang.