ID Artikel: 000081122 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 20/12/2012

Mengapa saya mendapatkan kesalahan Yang Lebih Bugar saat mengkompirasi kontroler memori lunak LPDDR2?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Anda mungkin melihat galat yang lebih bugar berikut saat mengkompirasi kontroler memori lunak LPDDR2 di perangkat lunak Quartus® II versi 12.0SP2:

    "Error (175020): Batasan pin ilegal ke wilayah (3, 115) hingga (112, 115): tidak ada lokasi yang valid di wilayah"

    Hal ini disebabkan oleh masalah dengan peningkatan pra-fitter yang telah diperbaiki di perangkat lunak Quartus II versi 12.1.

    Resolusi

    Kompilasi desain Anda dengan perangkat lunak Quartus II versi 12.1.

    Produk Terkait

    Artikel ini berlaku untuk 6 produk

    Cyclone® V SE SoC FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V E FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.