ID Artikel: 000081212 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 10/06/2013

Apa saja SATA/SAS Signal Detect Preliminary Settings yang disarankan untuk perangkat Arria V GT/GX/ST/SX dan Cyclone V GX/SX?

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Saat ini, karakterisasi SATA/SAS untuk Arria® V GT/GX/ST/SX dan perangkat Cyclone® V GX/SX adalah awal. Sebelum ketersediaan data karakterisasi akhir, ikuti pengaturan Deteksi Sinyal yang disarankan di bawah ini:

    Quartus II QSF
    Pengaturan
    Penetapan

    Waktu Deteksi Sinyal

    RX Vcm

    Tegangan Ambang Batas Deteksi Sinyal

    XCVR_RX_SD_ON

    XCVR_RX_SD_OFF

    XCVR_RX_COMMON_
    MODE_VOLTAGE

    XCVR_RX_SD_THRESHOLD

    Varian i/m

    Varian X

    Arria V GT/GX/ST/SX

    Generasi 1

    2

    2

    0,65 V

    5 (40 mV)

    7 (50 mV)

    Generasi ke-2

    4

    2

    Generasi 3

    8

    4

    Cyclone V GX/SX

    Generasi 1

    5

    4

    0,65 V

    5 (40 mV)

    7 (50 mV)

    Generasi ke-2

    3

    2

    Catatan:

    • Pengaturan ini diizinkan dalam perangkat lunak Quartus® II 13.0 DP1 dan versi yang lebih baru.
    • Anda dapat mengubah pengaturan QSF dengan nilai XCVR_RX_SD_ON dan XCVR_RX_SD_OFF yang berbeda berdasarkan pengujian tingkat sistem Anda.

    Contoh sinyal yang mendeteksi penugasan QSF untuk perangkat Arria V Generasi ke-3 (6 Gbps) dan varian m:

    1) Aktifkan sirkuit deteksi sinyal
    nama set_instance_assignment XCVR_RX_SD_ENABLE ON -to <rx_serial_pin>

    2) Mengatur histeresis waktu deteksi
    nama set_instance_assignment XCVR_RX_SD_ON 8 hingga <rx_serial_pin> (1)
    nama set_instance_assignment XCVR_RX_SD_OFF 4 hingga <rx_serial_pin> (1)

    3) Mengatur tegangan mode umum RX
    nama set_instance_assignment XCVR_RX_COMMON_MODE_VOLTAGE VTT_0P65V -ke <rx_serial_pin>

    4) Mengatur deteksi tegangan ambang batas
    nama set_instance_assignment XCVR_RX_SD_THRESHOLD 5 hingga <rx_serial_pin> (1)


    Catatan:

    1. Lihat Panduan Pengguna Transceiver IP Core Altera (PDF) untuk nilai XCVR_RX_SD_THRESHOLD terkait serta nilai XCVR_RX_SD_ON dan XCVR_RX_SD_OFF yang didukung.
    Resolusi

     

    Produk Terkait

    Artikel ini berlaku untuk 6 produk

    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Arria® V GT FPGA
    Cyclone® V GX FPGA
    Arria® V GX FPGA
    Cyclone® V SX SoC FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.