ID Artikel: 000081247 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 11/09/2012

Apakah ada masalah yang diketahui yang memaksa perbedaan 8b10b melalui antarmuka saluran?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Ya. Wopsi 'Antarmuka Saluran' hen diaktifkan, memaksa perbedaan 8b/10b melalui port tx_datainfull[] tidak berfungsi. Semua desain transiver yang menggunakan opsi 'Antarmuka Saluran' di Quartus® II 9.0 SP2 dan versi sebelumnya akan terpengaruh.

Rangkaian perangkat yang terkena adalah Arria® II GX, Stratix® II GX, dan Stratix® IV GX/GT.

Solusi:
Modifikasi parameter berikut secara manual dalam berkas pembungkus yang dihasilkan alt2gxb/altgx Megawizard
Untuk Stratix II GX
alt2gxb_component.tx_force_disparity_mode = "false",
Ubah "false" menjadi "true"
Untuk Stratix IV/Arria II GX
transmit_pcsx.disparity_mode = "none", (0,1,....(num saluran -1))
Cari parameter di atas dan ubah "none" menjadi "new"

Masalah ini akan diperbaiki di versi Quartus® II mendatang. Anda harus memilih 'create forcedisp...' dalam layar 8b/10b Megawizard™ dan kompilasi ulang desainnya.

Produk Terkait

Artikel ini berlaku untuk 3 produk

Stratix® II GX FPGA
FPGA Arria® II
Arria® II GX FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.