ID Artikel: 000081353 Jenis Konten: Pesan Kesalahan Terakhir Ditinjau: 18/11/2011

Pesan Peringatan Ditampilkan untuk Antarmuka Memori Eksternal UniPHY Saat Mengkompirasi untuk Perangkat Stratix V

Lingkungan

  • Intel® Quartus® II Edisi Berlangganan
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Masalah Kritis

    Deskripsi

    Saat mengkompirasi desain untuk perangkat Stratix V, sistem mungkin menampilkan banyak pesan peringatan terkait PLL yang mirip dengan Berikut:

    Warning: PLL(s) placed in location FRACTIONALPLL_X0_Y1_N0 do not have a PLL clock to compensate specified - the Fitter will attempt to compensate all PLL Warning: PLL(s) placed in location FRACTIONALPLL_X0_Y1_N0 use multiple different clock network types - the PLL will compensate for output clocks Warning: PLL cross checking found inconsistent PLL clock settings: Warning: Node: mem_if|controller_phy_inst|memphy_top_inst|pll1~FRACTIONAL_PLL|mcntout was found missing 1 generated clock that corresponds to a base clock with a period of: 8.000 Warning: Clock: mem_if|ddr3_pll_write_clk was found on node: mem_if|controller_phy_inst|memphy_top_inst|pll3|outclk with settings that do not match the following PLL specifications: Warning: -multiply_by (expected: 21, found: 4264000) Warning: -divide_by (expected: 5, found: 1000000) Warning: -phase (expected: 0.00, found: 90.00)

    Pesan peringatan ini diharapkan dan dapat diabaikan.

    Resolusi

    Tidak ada solusi untuk masalah ini. Anda dapat mengabaikan dengan aman pesan galat.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Stratix® V FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.