Untuk kontroler DDR3 UniPHY, lebar bus data Avalon tergantung pada pengaturan antarmuka Rate pada Avalon-MM pengontrol. Opsinya adalah half-rate atau quarter-rate. Kontroler half-rate memiliki lebar data Avalon 4 kali lebih besar dibandingkan lebar bus data eksternal. Kontroler kuartal memiliki lebar data Avalon 8 kali lebih besar dari bus data eksternal.
Ketika ECC diaktifkan, kontroler DDR3 UniPHY akan menambahkan 8-bit tambahan pada bus data eksternal untuk kata kode ECC. Kata kode ECC ini menempati 8-bit paling signifikan dari bus data eksternal.
Misalnya, jika Anda menghasilkan kontroler laju kuartal DDR3 64-bit dengan ECC, maka Avalon data bus akan lebar 512-bit dan bus data eksternal akan lebar 72-bit (kata kode ECC 64-bit data 8-bit). Setiap ledakan tulis Avalon 1 akan menghasilkan transfer dengan panjang burst 8 (BL8) pada bus data eksternal. Bus data Avalon dipetakan ke bus data eksternal sebagai berikut:
Data eksternal 0 [71:0] = {ECC code word 0[7:0], data Avalon[63:0]}
Data eksternal 1 [71:0] = {ECC code word 1[7:0], data Avalon[127:64]
Data eksternal 2 [71:0] = {ECC code word 2[7:0], data Avalon[191:128]
Data eksternal 3 [71:0] = {ECC code word 3[7:0], data Avalon[255:192]
Data eksternal 4 [71:0] = {ECC code word 4[7:0], data Avalon[319:256]
Data eksternal 5 [71:0] = {ECC code word 5[7:0], data Avalon[383:320]
Data eksternal 6 [71:0] = {ECC code word 6[7:0], data Avalon[447:384]
Data eksternal 7 [71:0] = {ECC code word 7[7:0], data Avalon[511:448]