ID Artikel: 000082222 Jenis Konten: Informasi & Dokumentasi Produk Terakhir Ditinjau: 26/09/2018

Bagaimana cara saya membedakan antara kondisi kesalahan lokal dan data RX yang valid saat menggunakan INTEL® STRATIX® 10 E-tile Hard IP untuk Ethernet Intel® FPGA IP dikonfigurasi dalam status PCS FEC tanpa MAC?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah dalam perangkat lunak Intel® Quartus® Prime versi 18.1 dan sebelumnya, o_rx_pcs_fully_aligned sinyal tidak terekspos di luar Intel® Stratix® 10 E-tile Hard IP untuk Intel® FPGA IP Ethernet ketika dikonfigurasi dalam status PCS FEC tanpa MAC.

    Resolusi

    Untuk mengatasi masalah ini, pengguna harus melakukan dekode port MII RX dengan benar untuk menentukan kondisi kesalahan lokal. Cuplikan kode semu di bawah ini menggambarkan dekoder seperti ini:

    Jika (mii_data == 0x9C000001) (

    • pola kesalahan lokal yang diterima pada mii_data (RX)

    • kesalahan jarak jauh diharapkan pada data serial TX

    )

     

    lain jika (mii_data != 0x9C000001 && mii_valid==1)

    • mii_data adalah blok XGMII yang valid

     

    lain jika (mii_data != 0x9C000001 && mii_valid==0)

    • abaikan mii_data karena data XGMII tidak valid

     

    endif

     

    Masalah ini dijadwalkan akan diperbaiki dalam rilis perangkat lunak Intel Quartus Prime di masa mendatang.

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® Stratix® 10 TX FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.