ID Artikel: 000082374 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 30/01/2018

mengapa Anda mendapatkan Galat (12002): Port "clock"/"reset" tidak ada dalam IP pembaruan jarak jauh makrofungsi ketika menghasilkan IP pembaruan jarak jauh?

Lingkungan

  • Intel® Quartus® Prime Edisi Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Deskripsi

    Karena masalah di Quartus Prime Versi 16.1.0 Build169, Anda akan melihat Galat (12002): Port "clock" tidak ada dalam pembaruan dan Kesalahan jarak jauh makrofungsi (12002): Port "reset" tidak ada dalam pembaruan jarak jauh makrofungsi ketika Anda instan Altera IP Pembaruan Jarak Jauh di desain Anda dan mengkompilenya.

    Ini karena port dalam clock file **_inst.v dan reset berbeda dari modul makro **_altera_remote_update_161_umq4nxq, yang didefinisikan sebagai clock_clk dan reset_reset.




     

     

    Resolusi

    Anda dapat mendefinisikan ulang port clock dan mengatur ulang dalam desain Anda untuk clock_clk dan reset_reset, kemudian rekomile. misalnya:

    rsu_a10 u_rsu_a10 (

    .clock_clk (inclk), //clock.clk

    .reset_reset (reset), // reset.reset

    .avl_csr_write (avl_csr_write), // avl_csr.write

    .avl_csr_read (avl_csr_read), // .read

    .avl_csr_writedata (avl_csr_writedata), // .writedata

    .avl_csr_readdata (avl_csr_readdata), // .readdata

    .avl_csr_readdatavalid (avl_csr_readdatavalid), // .readdatavalid

    .avl_csr_waitrequest (avl_csr_waitrequest), // .waitrequest

    .avl_csr_address (avl_csr_address) // .address

    );

    Produk Terkait

    Artikel ini berlaku untuk 1 produk

    Intel® Arria® 10 GT FPGA

    Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.