Meskipun model waktu yang digunakan oleh perangkat lunak Quartus® II diberi nama menggunakan tegangan Vcc nominal, model sebenarnya mencakup tegangan kemungkinan terburuk. Misalnya, model timing perangkat Stratix® IV GX Slow 900mV 85C mencakup tegangan kasus terburuk yang sesuai dengan kondisi operasi Vcc minimum yang didukung, yaitu 870 mV. Demikian pula model timing Stratix IV GX Fast 900mV 0C mencakup tegangan kasus terburuk yang sesuai dengan kondisi operasi Vcc maksimum yang didukung, yaitu 930 mV. Untuk detail lebih lanjut tentang model waktu yang digunakan oleh perangkat lunak Quartus II, lihat Garansi Performa Silikon dengan FPGA Model Waktu (PDF).