ID Artikel: 000083504 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 29/10/2012

Apakah Altera model waktu mencakup tegangan kasus terburuk?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

Meskipun model waktu yang digunakan oleh perangkat lunak Quartus® II diberi nama menggunakan tegangan Vcc nominal, model sebenarnya mencakup tegangan kemungkinan terburuk. Misalnya, model timing perangkat Stratix® IV GX Slow 900mV 85C mencakup tegangan kasus terburuk yang sesuai dengan kondisi operasi Vcc minimum yang didukung, yaitu 870 mV. Demikian pula model timing Stratix IV GX Fast 900mV 0C mencakup tegangan kasus terburuk yang sesuai dengan kondisi operasi Vcc maksimum yang didukung, yaitu 930 mV. Untuk detail lebih lanjut tentang model waktu yang digunakan oleh perangkat lunak Quartus II, lihat Garansi Performa Silikon dengan FPGA Model Waktu (PDF).

Resolusi

 

Produk Terkait

Artikel ini berlaku untuk 1 produk

Perangkat yang Dapat Diprogram Intel®

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.