ID Artikel: 000084086 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 08/01/2015

Apa persyaratan yang disarankan untuk pemberhentian seri atau paralel dan informasi panjang pelacakan sinyal untuk clock dan sinyal data di AN543: Debugging Nios II Perangkat Lunak menggunakan Lauterbach?

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi Ada informasi yang hilang di AN543: Debugging Nios II Perangkat Lunak menggunakan Lauterbach terkait apa persyaratan yang disarankan untuk pemberhentian seri atau paralel dan informasi panjang pelacakan sinyal untuk clock dan sinyal data.

Resolusi Untuk mengatasi masalah ini, Altera® menggunakan pemberhentian Thevenin terhadap VTREF/2 untuk semua sinyal (clock dan sinyal) pada Pra-Prosesor. Oleh karena itu, menghapus pemberhentian seri pada clock (mengganti dengan resistor 0 ohm) akan meningkatkan integritas sinyal.

Selain itu, persyaratan pelacakan sinyal tergantung pada karakteristik pelacakan PCB yang tepat. Anda perlu membatasi kemiringan sinyal data yang relatif terhadap sinyal clock.

Produk Terkait

Artikel ini berlaku untuk 1 produk

Perangkat yang Dapat Diprogram Intel®

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.