ID Artikel: 000084183 Jenis Konten: Pemecahan Masalah Terakhir Ditinjau: 27/11/2015

Panduan Koneksi Pin Arria II: Masalah yang Diketahui

Lingkungan

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Deskripsi

 137246 Masalah: Versi 1.8

Jika koneksi JTAG tidak digunakan, Anda perlu menghubungkan pin TDI ke logika tinggi melalui resistor 1 k. , hubungkan TMS ke logika tinggi melalui resistor 1 k. , ikat pin TRST ke GND, dan biarkan TDO tidak terhubung.

Masalah 48993: Versi 1.6

Panduan Koneksi untuk VCCCB, VCCA_PLL, VCCA, dan VCCH_GXB harus menentukan toleransi riak maksimum harus /-5%, bukan /-5mV.

Resolusi

Masalah yang Telah Diatasi:

Masalah 48993: Versi 1.5

Catatan 14 diperbaiki dalam versi 1.6 untuk menentukan toleransi /-5% alih-alih toleransi /-5mV yang salah sebelumnya untuk riak catu daya.

10005634 Masalah, Versi 1.2

Catatan 12 tidak memberikan semua detail untuk memahami batasan modul I/O saat menggunakan standar SSTL dan HSTL I/O untuk perangkat Arria® II GX.

Klarifikasi telah diperbarui untuk catatan 12 dalam versi yang lebih besar dari 1.2.

Produk Terkait

Artikel ini berlaku untuk 2 produk

Arria® II GX FPGA
Arria® II GZ FPGA

Isi halaman ini adalah kombinasi terjemahan manusia dan komputer dari konten berbahasa Inggris. Konten ini diberikan hanya untuk kenyamanan Anda serta sebagai informasi umum dan tidak bisa dianggap sebagai lengkap atau akurat. Jika terdapat kontradiksi antara versi bahasa Inggris halaman ini dan terjemahannya, versi bahasa Inggris akan didahulukan. Lihat versi bahasa Inggris halaman ini.